悦月直播免费版app下载 - 悦月直播app大全下载最新版本免费安装软件

基于ZYNQ平臺(tái)的XDMAIP核性能研究

  • 打印
  • 收藏
收藏成功


打開文本圖片集

關(guān)鍵詞: Xilinx XDMA 數(shù)據(jù)通路 性能

PCIe Gen5 信號(hào)速率已經(jīng)達(dá)到32 Gb/s[1],在數(shù)據(jù)采集、雷達(dá)通信、遙感探測(cè)等領(lǐng)域,數(shù)據(jù)量的日益增大和數(shù)據(jù)處理的日益復(fù)雜化,使高速數(shù)據(jù)傳輸逐漸成為通信系統(tǒng)設(shè)計(jì)中的關(guān)鍵點(diǎn)[2]。XDMA 是Xilinx 系列FPGA 中官方自帶的PCIe“高級(jí)”IP[3],所謂的“高級(jí)”指的就是XDMA 操作層面比較“高級(jí)”,其操作層面主要在應(yīng)用層,簡(jiǎn)單來(lái)說(shuō),在FPGA 例化配置完以后基本上不需要FPGA 在邏輯層面上進(jìn)行過(guò)多的操作[4],F(xiàn)PGA 只需要對(duì)Host 主機(jī)進(jìn)行中斷觸發(fā)操作即可,所有的DMA 操作完全由Host 主機(jī)通過(guò)PCIe 配置XDMA的寄存器來(lái)實(shí)現(xiàn)。(剩余4221字)

目錄
monitor