注冊(cè)帳號(hào)丨忘記密碼?
1.點(diǎn)擊網(wǎng)站首頁(yè)右上角的“充值”按鈕可以為您的帳號(hào)充值
2.可選擇不同檔位的充值金額,充值后按篇按本計(jì)費(fèi)
3.充值成功后即可購(gòu)買網(wǎng)站上的任意文章或雜志的電子版
4.購(gòu)買后文章、雜志可在個(gè)人中心的訂閱/零買找到
5.登陸后可閱讀免費(fèi)專區(qū)的精彩內(nèi)容
摘要:在現(xiàn)代戰(zhàn)爭(zhēng)中,由精確制導(dǎo)雷達(dá)組成的防空武器系統(tǒng)發(fā)揮著至關(guān)重要的作用。近年來(lái),我國(guó)研制的新型雷達(dá)裝備日益復(fù)雜、先進(jìn)。由于雷達(dá)系統(tǒng)的復(fù)雜性,其中各個(gè)系統(tǒng)之間通信的穩(wěn)定性、準(zhǔn)確性、實(shí)時(shí)性顯得格外重要。本文針對(duì)某跟蹤雷達(dá)信號(hào)處理與其他各個(gè)分系統(tǒng)之間的通信需求,提出了一種基于FPGA的多源數(shù)據(jù)通信接口設(shè)備的設(shè)計(jì)與實(shí)現(xiàn),基于Quartus 15.1軟件環(huán)境,采用Verilog HDL語(yǔ)言進(jìn)行開發(fā)。(剩余4290字)
登錄龍?jiān)雌诳W(wǎng)
購(gòu)買文章
一種跟蹤雷達(dá)通信接口的設(shè)計(jì)與實(shí)現(xiàn)
文章價(jià)格:4.00元
當(dāng)前余額:100.00
閱讀
您目前是文章會(huì)員,閱讀數(shù)共:0篇
剩余閱讀數(shù):0篇
閱讀有效期:0001-1-1 0:00:00
違法和不良信息舉報(bào)電話:400-106-1235
舉報(bào)郵箱:[email protected]