注冊帳號丨忘記密碼?
1.點(diǎn)擊網(wǎng)站首頁右上角的“充值”按鈕可以為您的帳號充值
2.可選擇不同檔位的充值金額,充值后按篇按本計(jì)費(fèi)
3.充值成功后即可購買網(wǎng)站上的任意文章或雜志的電子版
4.購買后文章、雜志可在個人中心的訂閱/零買找到
5.登陸后可閱讀免費(fèi)專區(qū)的精彩內(nèi)容
打開文本圖片集
摘要:隨著集成電路產(chǎn)業(yè)的不斷發(fā)展,芯片的功耗日漸成為影響芯片性能的重要因素,設(shè)計(jì)合理的電源網(wǎng)絡(luò)是解決芯片功耗問題的關(guān)鍵。本文以采用55 nm工藝的第五代精簡指令集(reduced instruction set computing,RISC-V)處理器芯片為例,提出一種電源網(wǎng)絡(luò)設(shè)計(jì)的思路,推導(dǎo)并設(shè)計(jì)了電源環(huán)和電源網(wǎng)格的結(jié)構(gòu)、寬度、間距及電源IO的位置、數(shù)目等電源網(wǎng)絡(luò)設(shè)計(jì)中的重要參數(shù),并且在設(shè)計(jì)環(huán)節(jié)考慮了電源網(wǎng)絡(luò)的各種常見問題。(剩余7317字)
登錄龍?jiān)雌诳W(wǎng)
購買文章
RISC-V處理器芯片的電源網(wǎng)絡(luò)設(shè)計(jì)
文章價格:5.00元
當(dāng)前余額:100.00
閱讀
您目前是文章會員,閱讀數(shù)共:0篇
剩余閱讀數(shù):0篇
閱讀有效期:0001-1-1 0:00:00
違法和不良信息舉報電話:400-106-1235
舉報郵箱:[email protected]